Lines Matching refs:u64

37 	u64 general_int_status;
59 u64 general_int_mask;
63 u64 sw_reset;
85 u64 adapter_status;
103 u64 adapter_control;
111 u64 serr_source;
125 u64 pci_info;
131 u64 ric_status;
135 u64 mbist_status;
140 u64 pic_int_status;
141 u64 pic_int_mask;
149 u64 txpic_int_reg;
151 u64 txpic_int_mask;
170 u64 txpic_alarms;
171 u64 rxpic_int_reg;
175 u64 rxpic_int_mask;
176 u64 rxpic_alarms;
178 u64 flsh_int_reg;
179 u64 flsh_int_mask;
182 u64 flash_alarms;
184 u64 mdio_int_reg;
185 u64 mdio_int_mask;
189 u64 mdio_alarms;
191 u64 iic_int_reg;
192 u64 iic_int_mask;
198 u64 iic_alarms;
200 u64 msi_pending_reg;
202 u64 misc_int_reg;
206 u64 misc_int_mask;
207 u64 misc_alarms;
209 u64 msi_triggered_reg;
211 u64 xfp_gpio_int_reg;
212 u64 xfp_gpio_int_mask;
213 u64 xfp_alarms;
217 u64 tx_traffic_int;
219 u64 tx_traffic_mask;
221 u64 rx_traffic_int;
223 u64 rx_traffic_mask;
226 u64 pic_control;
231 u64 swapper_ctrl;
257 u64 pif_rd_swapper_fb;
260 u64 scheduled_int_ctrl;
268 u64 txreqtimeout;
272 u64 statsreqtimeout;
276 u64 read_retry_delay;
277 u64 read_retry_acceleration;
278 u64 write_retry_delay;
279 u64 write_retry_acceleration;
281 u64 xmsi_control;
286 u64 xmsi_access;
291 u64 xmsi_address;
292 u64 xmsi_data;
294 u64 rx_mat;
299 u64 tx_mat[8];
302 u64 xmsi_mask_reg;
305 u64 stat_byte_cnt;
307 u64 stat_cfg;
315 u64 stat_addr;
318 u64 mdio_control;
348 u64 dtx_control;
350 u64 i2c_control;
361 u64 beacon_control;
362 u64 misc_control;
367 u64 xfb_control;
368 u64 gpio_control;
371 u64 txfifo_dw_mask;
372 u64 split_table_line_no;
373 u64 sc_timeout;
374 u64 pic_control_2;
376 u64 ini_dperr_ctrl;
377 u64 wreq_split_mask;
378 u64 qw_per_rxd;
381 u64 pic_status;
382 u64 txp_status;
383 u64 txp_err_context;
384 u64 spdm_bir_offset;
389 u64 spdm_overwrite;
396 u64 cfg_addr_on_dperr;
397 u64 pif_addr_on_dperr;
398 u64 tags_in_use;
399 u64 rd_req_types;
400 u64 split_table_line;
401 u64 unxp_split_add_ph;
402 u64 unexp_split_attr_ph;
403 u64 split_message;
404 u64 spdm_structure;
411 u64 txdw_ptr_cnt_0;
412 u64 txdw_ptr_cnt_1;
413 u64 txdw_ptr_cnt_2;
414 u64 txdw_ptr_cnt_3;
415 u64 txdw_ptr_cnt_4;
416 u64 txdw_ptr_cnt_5;
417 u64 txdw_ptr_cnt_6;
418 u64 txdw_ptr_cnt_7;
419 u64 rxdw_cnt_ring_0;
420 u64 rxdw_cnt_ring_1;
421 u64 rxdw_cnt_ring_2;
422 u64 rxdw_cnt_ring_3;
423 u64 rxdw_cnt_ring_4;
424 u64 rxdw_cnt_ring_5;
425 u64 rxdw_cnt_ring_6;
426 u64 rxdw_cnt_ring_7;
431 u64 txdma_int_status;
432 u64 txdma_int_mask;
440 u64 pfc_err_reg;
447 u64 pfc_err_mask;
448 u64 pfc_err_alarm;
450 u64 tda_err_reg;
456 u64 tda_err_mask;
457 u64 tda_err_alarm;
459 u64 pcc_err_reg;
472 u64 pcc_err_mask;
473 u64 pcc_err_alarm;
475 u64 tti_err_reg;
479 u64 tti_err_mask;
480 u64 tti_err_alarm;
482 u64 lso_err_reg;
489 u64 lso_err_mask;
490 u64 lso_err_alarm;
492 u64 tpa_err_reg;
495 u64 tpa_err_mask;
496 u64 tpa_err_alarm;
498 u64 sm_err_reg;
500 u64 sm_err_mask;
501 u64 sm_err_alarm;
506 u64 tx_dma_wrap_stat;
511 u64 tx_fifo_partition_0;
518 u64 tx_fifo_partition_1;
524 u64 tx_fifo_partition_2;
530 u64 tx_fifo_partition_3;
545 u64 tx_w_round_robin_0;
546 u64 tx_w_round_robin_1;
547 u64 tx_w_round_robin_2;
548 u64 tx_w_round_robin_3;
549 u64 tx_w_round_robin_4;
551 u64 tti_command_mem;
557 u64 tti_data1_mem;
566 u64 tti_data2_mem;
573 u64 tx_pa_cfg;
580 u64 pcc_enable;
582 u64 pfc_monitor_0;
583 u64 pfc_monitor_1;
584 u64 pfc_monitor_2;
585 u64 pfc_monitor_3;
586 u64 txd_ownership_ctrl;
587 u64 pfc_read_cntrl;
588 u64 pfc_read_data;
592 u64 txdma_debug_ctrl;
597 u64 rxdma_int_status;
603 u64 rxdma_int_mask;
609 u64 rda_err_reg;
619 u64 rda_err_mask;
620 u64 rda_err_alarm;
622 u64 rc_err_reg;
630 u64 rc_err_mask;
631 u64 rc_err_alarm;
633 u64 prc_pcix_err_reg;
640 u64 prc_pcix_err_mask;
641 u64 prc_pcix_err_alarm;
643 u64 rpa_err_reg;
649 u64 rpa_err_mask;
650 u64 rpa_err_alarm;
652 u64 rti_err_reg;
656 u64 rti_err_mask;
657 u64 rti_err_alarm;
662 u64 rx_queue_priority;
681 u64 rx_w_round_robin_0;
682 u64 rx_w_round_robin_1;
683 u64 rx_w_round_robin_2;
684 u64 rx_w_round_robin_3;
685 u64 rx_w_round_robin_4;
689 u64 prc_rxd0_n[XGE_HAL_RX_MAX_RINGS];
690 u64 prc_ctrl_n[XGE_HAL_RX_MAX_RINGS];
703 u64 prc_alarm_action;
722 u64 rti_command_mem;
729 u64 rti_data1_mem;
737 u64 rti_data2_mem;
743 u64 rx_pa_cfg;
752 u64 ring_bump_counter1;
753 u64 ring_bump_counter2;
758 u64 rxdma_debug_ctrl;
763 u64 mac_int_status;
764 u64 mac_int_mask;
768 u64 mac_tmac_err_reg;
773 u64 mac_tmac_err_mask;
774 u64 mac_tmac_err_alarm;
776 u64 mac_rmac_err_reg;
784 u64 mac_rmac_err_mask;
785 u64 mac_rmac_err_alarm;
789 u64 mac_cfg;
803 u64 tmac_avg_ipg;
806 u64 rmac_max_pyld_len;
809 u64 rmac_err_cfg;
819 u64 rmac_cfg_key;
827 u64 rmac_addr_cmd_mem;
834 u64 rmac_addr_data0_mem;
838 u64 rmac_addr_data1_mem;
850 u64 tmac_ipg_cfg;
852 u64 rmac_pause_cfg;
858 u64 rmac_red_cfg;
860 u64 rmac_red_rate_q0q3;
861 u64 rmac_red_rate_q4q7;
863 u64 mac_link_util;
874 u64 rmac_invalid_ipg;
878 u64 rts_frm_len_n[8];
880 u64 rts_qos_steering;
883 u64 rts_dix_map_n[XGE_HAL_MAX_DIX_MAP];
887 u64 rts_q_alternates;
888 u64 rts_default_q;
891 u64 rts_ctrl;
896 u64 rts_pn_cam_ctrl;
901 u64 rts_pn_cam_data;
906 u64 rts_ds_mem_ctrl;
911 u64 rts_ds_mem_data;
916 u64 rts_vid_mem_ctrl;
917 u64 rts_vid_mem_data;
918 u64 rts_p0_p3_map;
919 u64 rts_p4_p7_map;
920 u64 rts_p8_p11_map;
921 u64 rts_p12_p15_map;
923 u64 rts_mac_cfg;
935 u64 rts_rth_cfg;
949 u64 rts_rth_map_mem_ctrl;
954 u64 rts_rth_map_mem_data;
958 u64 rts_rth_spdm_mem_ctrl;
963 u64 rts_rth_spdm_mem_data;
965 u64 rts_rth_jhash_cfg;
969 u64 rts_rth_hash_mask[5]; /* rth mask's 0...4 */
970 u64 rts_rth_hash_mask_5;
973 u64 rts_rth_status;
978 u64 rmac_red_fine_q0q3;
979 u64 rmac_red_fine_q4q7;
980 u64 rmac_pthresh_cross;
981 u64 rmac_rthresh_cross;
982 u64 rmac_pnum_range[32];
984 u64 rmac_mp_crc_0;
985 u64 rmac_mp_mask_a_0;
986 u64 rmac_mp_mask_b_0;
988 u64 rmac_mp_crc_1;
989 u64 rmac_mp_mask_a_1;
990 u64 rmac_mp_mask_b_1;
992 u64 rmac_mp_crc_2;
993 u64 rmac_mp_mask_a_2;
994 u64 rmac_mp_mask_b_2;
996 u64 rmac_mp_crc_3;
997 u64 rmac_mp_mask_a_3;
998 u64 rmac_mp_mask_b_3;
1000 u64 rmac_mp_crc_4;
1001 u64 rmac_mp_mask_a_4;
1002 u64 rmac_mp_mask_b_4;
1004 u64 rmac_mp_crc_5;
1005 u64 rmac_mp_mask_a_5;
1006 u64 rmac_mp_mask_b_5;
1008 u64 rmac_mp_crc_6;
1009 u64 rmac_mp_mask_a_6;
1010 u64 rmac_mp_mask_b_6;
1012 u64 rmac_mp_crc_7;
1013 u64 rmac_mp_mask_a_7;
1014 u64 rmac_mp_mask_b_7;
1016 u64 mac_ctrl;
1017 u64 activity_control;
1021 u64 mac_debug_ctrl;
1027 u64 mc_int_status;
1029 u64 mc_int_mask;
1032 u64 mc_err_reg;
1054 u64 mc_err_mask;
1055 u64 mc_err_alarm;
1060 u64 rx_queue_cfg;
1070 u64 mc_rldram_mrs;
1074 u64 mc_rldram_interleave;
1076 u64 mc_pause_thresh_q0q3;
1077 u64 mc_pause_thresh_q4q7;
1079 u64 mc_red_thresh_q[8];
1082 u64 mc_rldram_ref_per;
1084 u64 mc_rldram_test_ctrl;
1092 u64 mc_rldram_test_add;
1094 u64 mc_rldram_test_d0;
1096 u64 mc_rldram_test_d1;
1098 u64 mc_rldram_test_d2;
1100 u64 mc_rldram_test_read_d0;
1102 u64 mc_rldram_test_read_d1;
1104 u64 mc_rldram_test_read_d2;
1106 u64 mc_rldram_test_add_bkg;
1108 u64 mc_rldram_test_d0_bkg;
1110 u64 mc_rldram_test_d1_bkg;
1112 u64 mc_rldram_test_d2_bkg;
1114 u64 mc_rldram_test_read_d0_bkg;
1116 u64 mc_rldram_test_read_d1_bkg;
1118 u64 mc_rldram_test_read_d2_bkg;
1120 u64 mc_rldram_generation;
1122 u64 mc_driver;
1124 u64 mc_rldram_ref_per_herc;
1127 u64 mc_rldram_mrs_herc;
1130 u64 mc_debug_ctrl;
1137 u64 xgxs_int_status;
1140 u64 xgxs_int_mask;
1144 u64 xgxs_txgxs_err_reg;
1149 u64 xgxs_txgxs_err_mask;
1150 u64 xgxs_txgxs_err_alarm;
1152 u64 xgxs_rxgxs_err_reg;
1155 u64 xgxs_rxgxs_err_mask;
1156 u64 xgxs_rxgxs_err_alarm;
1158 u64 spi_err_reg;
1159 u64 spi_err_mask;
1160 u64 spi_err_alarm;
1164 u64 xgxs_cfg;
1165 u64 xgxs_status;
1167 u64 xgxs_cfg_key;
1168 u64 xgxs_efifo_cfg; /* CHANGED */
1169 u64 rxgxs_ber_0; /* CHANGED */
1170 u64 rxgxs_ber_1; /* CHANGED */
1172 u64 spi_control;
1173 u64 spi_data;
1174 u64 spi_write_protect;
1178 u64 xgxs_cfg_1;