Lines Matching refs:u32

87 	u32 upper;
88 u32 lower;
97 u32 config; /* 0x114 */
162 u32 config2; /* 0x118 */
236 u32 config_3; /* 0x11C */
247 u32 ump_nc_si_config; /* 0x120 */
259 u32 board; /* 0x124 */
275 u32 wc_lane_config; /* 0x128 */
317 u32 pci_id;
324 u32 pci_sub_id;
331 u32 power_dissipated;
341 u32 power_consumed;
351 u32 mac_upper;
352 u32 mac_lower; /* 0x140 */
357 u32 iscsi_mac_upper; /* Upper 16 bits are always zeroes */
358 u32 iscsi_mac_lower;
360 u32 rdma_mac_upper; /* Upper 16 bits are always zeroes */
361 u32 rdma_mac_lower;
363 u32 serdes_config;
372 u32 reserved;
374 u32 vf_config; /* 0x15C */
378 u32 mf_pci_id; /* 0x160 */
383 u32 sfp_ctrl; /* 0x164 */
403 u32 e3_sfp_ctrl; /* 0x168 */
425 u32 e3_cmn_pin_cfg; /* 0x16C */
451 u32 e3_cmn_pin_cfg1; /* 0x170 */
456 u32 generic_features; /* 0x174 */
466 u32 sfi_tap_values; /* 0x178 */
477 u32 reserved0[5]; /* 0x17c */
479 u32 aeu_int_mask; /* 0x190 */
481 u32 media_type; /* 0x194 */
501 u32 fcoe_fip_mac_upper;
504 u32 fcoe_fip_mac_lower;
506 u32 fcoe_wwn_port_name_upper;
507 u32 fcoe_wwn_port_name_lower;
509 u32 fcoe_wwn_node_name_upper;
510 u32 fcoe_wwn_node_name_lower;
513 u32 wwpn_for_npiv_config; /* 0x1C0 */
520 u32 wwpn_for_npiv_valid_addresses; /* 0x1C4 */
527 u32 Reserved1[14];
529 u32 pf_allocation; /* 0x280 */
536 u32 xgbt_phy_cfg; /* 0x284 */
540 u32 default_cfg; /* 0x288 */
632 u32 speed_capability_mask2; /* 0x28C */
660 u32 multi_phy_config; /* 0x290 */
678 u32 external_phy_config2; /* 0x294 */
712 u32 lane_config;
736 u32 external_phy_config;
774 u32 speed_capability_mask;
800 u32 backup_mac_upper; /* 0x2B4 */
801 u32 backup_mac_lower; /* 0x2B8 */
811 u32 config; /* 0x450 */
871 u32 config;
947 u32 wol_config;
951 u32 mba_config;
1007 u32 Reserved0; /* 0x460 */
1009 u32 mba_vlan_cfg;
1017 u32 Reserved1;
1018 u32 smbus_config;
1022 u32 vf_config;
1042 u32 link_config; /* Used as HW defaults for the driver */
1081 u32 mfw_wol_link_cfg;
1085 u32 link_config2; /* 0x47C */
1089 u32 mfw_wol_link_cfg2; /* 0x480 */
1095 u32 eee_power_mode; /* 0x484 */
1104 u32 Reserved2[16]; /* 0x488 */
1112 u32 bc_rev; /* 8 bits each: major, minor, build */ /* 4 */
1127 u32 temperature_monitor1; /* 0x4000 */
1211 u32 temperature_monitor2; /* 0x4004 */
1217 u32 mfw_cfg; /* 0x4008 */
1235 u32 smbus_config; /* 0x400C */
1240 u32 board_cfg; /* 0x4010 */
1285 u32 temperature_report; /* 0x4014 */
1294 u32 wwn_prefix; /* 0x4018 */
1310 u32 dbg_cfg_flags; /* 0x401C */
1335 u32 dbg_rx_sigdet_threshold; /* 0x4020 */
1340 u32 iffe_features; /* 0x4024 */
1369 u32 current_iffe_mask; /* 0x4028 */
1389 u32 threshold_pin; /* 0x402C */
1398 u32 mac_threshold_val; /* 0x4030 */
1407 u32 phy_threshold_val; /* 0x4034 */
1418 u32 host_pin; /* 0x4038 */