Lines Matching refs:_offset

3950 #define VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset) vbd_cmd_on_bar_access(_pdev, _bar, _offset);  argument
3952 #define VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset) argument
3957 #define LM_BAR_RD8_OFFSET(_pdev, _bar, _offset, _ret) \ argument
3960 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
3961 … *(_ret) = *((u8_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)] + (_offset))); \
3964 #define LM_BAR_RD16_OFFSET(_pdev, _bar, _offset, _ret) \ argument
3967 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
3968 … *(_ret) = *((u16_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset))); \
3972 #define LM_BAR_RD32_OFFSET(_pdev, _bar, _offset, _ret) \ argument
3975 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
3976 … *(_ret) = *((u32_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset))); \
3980 #define LM_BAR_RD64_OFFSET(_pdev, _bar, _offset, _ret) \ argument
3983 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
3984 … *(_ret) = *((u64_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset))); \
3988 #define LM_BAR_WR8_OFFSET(_pdev, _bar, _offset, _val) \ argument
3990 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
3991 *((u8_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset)))=(_val); \
3996 #define LM_BAR_WR16_OFFSET(_pdev, _bar, _offset, _val) \ argument
3998 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
3999 *((u16_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset)))=(_val); \
4004 #define LM_BAR_WR32_OFFSET(_pdev, _bar, _offset, _val) \ argument
4006 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
4007 *((u32_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset)))=(_val); \
4012 #define LM_BAR_WR64_OFFSET(_pdev, _bar, _offset, _val) \ argument
4014 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, _offset)\
4015 *((u64_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset)))=(_val); \
4020 #define LM_BAR_COPY_BUFFER(_pdev, _bar, _offset, _size_, _buf_ptr) \ argument
4024 VBD_CMD_VERIFY_BAR_ACCESS(_pdev, _bar, (_offset+i*4) )\
4025 …*((u32_t volatile *) ((u8_t *) (_pdev)->vars.mapped_bar_addr[(_bar)]+(_offset)+i*4))=*(buf_ptr+i);…
4030 #define LM_BAR_RD8_OFFSET(_pdev, _bar, _offset, _ret) \ argument
4031 mm_bar_read_byte(_pdev, _bar, _offset, _ret)
4032 #define LM_BAR_RD16_OFFSET(_pdev, _bar, _offset, _ret) \ argument
4033 mm_bar_read_word(_pdev, _bar, _offset, _ret)
4034 #define LM_BAR_RD32_OFFSET(_pdev, _bar, _offset, _ret) \ argument
4035 mm_bar_read_dword(_pdev, _bar, _offset, _ret)
4036 #define LM_BAR_RD64_OFFSET(_pdev, _bar, _offset, _ret) \ argument
4037 mm_bar_read_ddword(_pdev, _bar, _offset, _ret)
4038 #define LM_BAR_WR8_OFFSET(_pdev, _bar, _offset, _val) \ argument
4039 mm_bar_write_byte(_pdev, _bar, _offset, _val)
4040 #define LM_BAR_WR16_OFFSET(_pdev, _bar, _offset, _val) \ argument
4041 mm_bar_write_word(_pdev, _bar, _offset, _val)
4042 #define LM_BAR_WR32_OFFSET(_pdev, _bar, _offset, _val) \ argument
4043 mm_bar_write_dword(_pdev, _bar, _offset, _val)
4044 #define LM_BAR_WR64_OFFSET(_pdev, _bar, _offset, _val) \ argument
4045 mm_bar_write_ddword(_pdev, _bar, _offset, _val)
4046 #define LM_BAR_COPY_BUFFER(_pdev, _bar, _offset, _size, _buf_ptr) \ argument
4047 mm_bar_copy_buffer(_pdev, _bar, _offset, _size, _buf_ptr)
4054 #define LOG_REG_RD(_pdev, _offset, _val) \ argument
4057 DbgMessage(_pdev, INFORM, "rd 0x%04x = 0x%08x\n", _offset, _val); \
4060 #define LOG_REG_WR(_pdev, _offset, _val) \ argument
4063 DbgMessage(_pdev, INFORM, "wr 0x%04x 0x%08x\n", _offset, _val); \
4068 #define LOG_REG_RD(_pdev, _offset, _val) argument
4069 #define LOG_REG_WR(_pdev, _offset, _val) argument
4214 #define LM_SHMEM_READ_IMP(_pdev,_offset,_ret,_shmem_base_name) \ argument
4215 LM_BAR_RD32_OFFSET((_pdev),BAR_0,(_pdev)->hw_info._shmem_base_name + _offset,(_ret));
4217 #define LM_SHMEM_READ(_pdev,_offset,_ret) LM_SHMEM_READ_IMP(_pdev,_offset,_ret, shmem_base ); argument
4218 #define LM_SHMEM2_READ(_pdev,_offset,_ret) LM_SHMEM_READ_IMP(_pdev,_offset,_ret, shmem_base2 ); argument
4219 #define LM_MFCFG_READ(_pdev,_offset,_ret) LM_SHMEM_READ_IMP(_pdev,_offset,_ret, mf_cfg_base ); argument
4221 #define LM_SHMEM_WRITE_IMP(_pdev,_offset,_val,_shmem_base_name) \ argument
4222 LM_BAR_WR32_OFFSET((_pdev),BAR_0,(_pdev)->hw_info._shmem_base_name + _offset,(_val));
4224 #define LM_SHMEM_WRITE(_pdev,_offset,_val) LM_SHMEM_WRITE_IMP(_pdev,_offset,_val,shmem_base); argument
4225 #define LM_SHMEM2_WRITE(_pdev,_offset,_val) LM_SHMEM_WRITE_IMP(_pdev,_offset,_val,shmem_base2); argument
4226 #define LM_MFCFG_WRITE(_pdev,_offset,_val) LM_SHMEM_WRITE_IMP(_pdev,_offset,_val,mf_cfg_base); argument
4234 #define LM_INTMEM_READ8(_pdev,_offset,_ret,_type) \ argument
4236 LM_BAR_RD8_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4238 #define LM_INTMEM_WRITE8(_pdev,_offset,_val,_type) \ argument
4240 LM_BAR_WR8_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));
4242 #define LM_INTMEM_READ16(_pdev,_offset,_ret,_type) \ argument
4244 LM_BAR_RD16_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4246 #define LM_INTMEM_WRITE16(_pdev,_offset,_val,_type) \ argument
4247 …_INTMEM_WRITE16() inside! storm:%s address:0x%x offset=%x val=%x\n",#_type,_type, _offset, _val); \
4248 LM_BAR_WR16_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));
4250 #define LM_INTMEM_READ32(_pdev,_offset,_ret,_type) \ argument
4252 LM_BAR_RD32_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4254 #define LM_INTMEM_WRITE32(_pdev,_offset,_val,_type) \ argument
4256 LM_BAR_WR32_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));
4258 #define LM_INTMEM_READ64(_pdev,_offset,_ret,_type) \ argument
4260 LM_BAR_RD64_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_ret));
4262 #define LM_INTMEM_WRITE64(_pdev,_offset,_val,_type) \ argument
4264 LM_BAR_WR64_OFFSET((_pdev),BAR_0,((_type)+(_offset)),(_val));